В современной динамичной среде порой именно подтверждение неизменности корпоративных стратегий становится информационным событием. В этом контексте выступление генерального директора AMD Лизы Су на последней квартальной встрече с инвесторами можно рассматривать как показательный случай. Она заверила, что процессоры EPYC поколения Venice, созданные по 2-нм нормативам, поступят в продажу в 2026 году.
Источник изображения: AMD
Как отмечает TechSpot, чипы Venice будут основаны на архитектуре Zen 6, а их ключевые компоненты станет производить TSMC с применением 2-нм технологии. Кремниевую пластину с этими элементами Лиза Су презентовала ещё в апреле в ходе визита на Тайвань. На текущий момент тестовые образцы данного семейства уже функционируют в исследовательских центрах AMD, показывая улучшенную плотность вычислений и повышенную скорость обмена данными с памятью по сравнению с актуальными версиями EPYC.
Каждый процессор Venice сможет обеспечить до 256 вычислительных ядер с возможностью параллельной обработки 512 потоков, при этом структура кеш-памяти будет оптимизирована для увеличения скорости передачи информации. Даже без учёта применения более быстрой памяти совокупный рост производительности достигнет 70% и выше.
Как отметила Лиза Су во время отчётного собрания, работы по выводу Venice на рынок идут согласно установленным срокам. Экспериментальные образцы этих процессоров не только тестируются в лабораториях AMD, но и передаются ключевым облачным партнёрам компании. По оценкам AMD, отраслевое участие в этом процессе и прогнозируемый спрос на Venice превышают все предыдущие исторические максимумы. «Мы строго придерживаемся графика в подготовке к выпуску наших процессоров нового поколения Venice с 2-нм технологией в 2026 году», — подчеркнула руководитель корпорации.
На следующий год также намечен выход вычислительных ускорителей AMD Instinct MI400, созданных для эффективной работы с новыми типами задач. Эти решения будут оснащены памятью HBM4 объёмом до 432 ГБ с пропускной способностью 19,6 ТБ/с. Они получат усовершенствованный интерфейс для взаимного соединения и интегрированный сетевой контроллер. Совместно с процессорами Venice эти ускорители составят основу платформы Helios, которую AMD предложит клиентам в сегменте ИИ-систем. По словам Лизы Су, серверное направление компании вступает в новую стадию развития.